核心技能61 物理设计:负责从网表到GDS II的物理设计流程,包括布局布线(Place & Route)、时钟树综合(CTS)、时序优化等。61 物理验证:掌握物理验证工具,确保设计符合制造要求,包括DRC(设计规则检查)、LVS(布局与电路图一致性检查)、ERC(电气规则检查)等。61 静态时序分析(STA):使用工具进行时序分析,确保设计满足时序要求,能够识别和修复时序违例。61 功耗与电源网络分析:进行功耗分析、电源网络设计及优化,确保芯片的功耗和电源完整性。61 形式验证:使用形式验证工具确保网表与RTL设计的一致性。61 可靠性分析:进行EM(电迁移)和IR Drop(电压降)分析,确保芯片的可靠性。