ISE14.7、VIVADO2018.2、Vitis2021.1软件开发用XILINX,高速数字接口通信传输处理、外设驱动、编写verilog代码、仿真,熟练灵活使用软件自带逻辑分析仪ILA、SYSTEM ILA调试,熟练使用LA1010外置逻辑分析仪观测外围芯片时序。熟练灵活使用SELECTIO、ISERDES、OSERDES对LVDS信号进行处理!。用verilog代码编写基于udp层、ip层、icmp、arp层、mac层实现的以太网通信!。实现以太网1G电口、1G光口、10G光口、100G光口跑UDP协议或TCP协议传输数据。熟练灵活使用DMA/Bridge Subsystem 熟练灵活使用DDR3 SDRAM MIG(Memory Interface Generator)、DDR4 SDRAM MIG(Memory Interface Generator)。熟练灵活使用PLL、累和器、乘法器、除法器、RAM、FIFO、ROM软核等IP。通过物理接口AXI-GP符合AXI4协议用于低速外设或控制写读即GP-AXI INTERCONNECT-AXI BRAM CONTROLLER-逻辑资源实现的地址匹配数据传输写读。通过物理接口AXI-HP符合AXI4-Stream协议用于连续的实时数据流即原始数据如ADC等数据-通过转换模块转为AXI4-Stream 流数据(转换位宽)(转换F)PL侧实现一些硬件加速的实时运算模块。基于UDP或TCP的远程更新QSPI Flash。Ubuntu Linux、Petalinux开发及生成BOOT启动文件!。通过TANG DYNASTY软件进行国产FPGA安路EG4X20BG256开发