岗位职责一、NOC总线设计与开发1.负责NOC系统的需求评估、架构设计及RTL实现;2.设计并实现低延迟、高带宽的NOC互联方案,支持多核/多芯片协同工作;3.优化NOC的PPA,确保NOC总线满足时序、面积和功耗要求。4.协同验证团队制定验证方案、确保功能正确性和性能达标;5.协同后端团队完成物理实现(Floorplan、时序收敛等)。二、系统集成与优化1.主导SoC芯片的系统级集成,确保NOC与CPU/NPU/GPU等IP模块的高效互联;2.定义系统地址空间划分方案,优化数据传输路径,避免资源冲突;3.分析系统级通信瓶颈,优化数据流调度、缓存一致性及内存访问效率;4.主导进行设计质量活动(Lint/CDC等)。三、技术攻关与协作1.解决NOC在复杂场景下的仲裁、死锁、QoS等技术难题;2.编写技术文档,支持芯片量产及客户问题排查。任职要求一、必备条件学历与经验:1.本科及以上学历,微电子/计算机/通信等相关专业;2.5年以上芯片开发经验,至少参与过2个NOC总线或多核互联相关项目。技术能力:1.精通NOC架构(Mesh/Ring/Crossbar等)及路由算法;2.熟悉AXI/CHI/ACE等总线协议,具备RTL实现能力(Verilog/VHDL);3.掌握系统级性能分析工具(如Synopsys Platform Architect、Cadence工具链);4.熟悉SoC架构,了解缓存一致性、内存子系统设计。二. 优先条件1.有7nm以下先进工艺NOC设计经验;2.熟悉时钟复位架构、低功耗设计或高速接口集成;3.熟悉Chiplet技术及Die-to-Die互联方案;4.具备脚本开发能力(Python/Tcl/Perl)用于自动化验证;5.有AI/服务器芯片等大规模多核芯片开发背景。