工作职责1、算法设计与优化:参与FPGA相关算法的设计与优化工作,根据项目需求,运用专业知识提出高效的算法解决方案,提升FPGA系统的性能和效率。2、逻辑代码开发:熟练使用硬件描述语言(如Verilog或VHDL)编写高质量的FPGA逻辑代码,实现各种复杂的功能模块,包括但不限于数据处理、信号控制、接口通信等,确保代码的可读性、可维护性和可扩展性。3、逻辑验证全流程:独立承担从仿真验证到上板调试的逻辑验证全流程工作。编写详尽的仿真测试用例,运用仿真工具进行模块级和系统级的仿真验证,深入分析仿真结果,确保逻辑功能的正确性;将逻辑代码下载至FPGA开发板,使用逻辑分析仪、示波器等工具进行硬件调试,及时发现并解决时序问题、信号干扰等硬件相关问题,保障FPGA在实际硬件环境中的稳定运行。4、跨部门协作:与硬件工程师、软件工程师等其他团队成员保持紧密的沟通与协作,共同解决项目开发过程中遇到的技术难题,确保FPGA模块与其他硬件和软件模块的无缝集成和协同工作,按时高质量完成项目任务。一:工作要求1、教育背景:本科及以上学历,电子工程、计算机科学、自动化、通信工程等相关专业。2、工作经验:5年以上FPGA开发经验,有通信、工业控制行业项目经验者优先。二:技能要求:1、熟练掌握Verilog或VHDL硬件描述语言,能够高效编写符合规范的逻辑代码。2、 熟悉FPGA开发流程和相关工具链,具备扎实的数字电路设计基础和逻辑设计能力。3、具备较强的逻辑分析和问题解决能力,能够快速定位并修复逻辑问题。4、了解常见的FPGA接口技术,如PCIe、SerDes、DDR等,有相关开发经验者优先。三:其他要求:1、具备良好的团队合作精神和沟通能力,能够承受工作压力,按时完成项目任务;2、具有创新思维,不断探索和应用新的技术方法以提升工作效率和质量。四:工作环境与条件**工作地点**:[武汉光谷]**工作时间**:周一至周五,8:30 - 18:00,根据项目进度和工作需要,可能涉及加班,但会合理安排调休。五:工作环境:现代化办公环境,配备先进的FPGA开发设备和工具,为员工提供良好的研发条件和舒适的工作氛围。职业发展与福利