工作职责:1、参与竞品分析和架构探讨,并进行微架构定义和实现(包括设计文档的撰写),以及PPA评估和优化;2、追踪并探索RISC-V的发展和前沿技术,包括学术和工业界的成果以及客户需求变化;3、结合公司的微架构,分析benchmark的程序特性,分析性能和功耗瓶颈所在,并进行针对性优化与设计;4、与验证团队协作进行仿真验证、覆盖率分析、FPGA和Palladium Debug等;5、和后端团队协作进行时序调整/优化,完成芯片物理实现。任职要求:1、计算机系统结构,计算机、微电子专业、人工智能等相关专业,计算机体系结构或微电子方向有理论基础扎实,修习过Pattern & Hennessy的《Computer Organization and Design》和《Computer Architecture: A Quantitative Approach》著作更佳;2、熟练使用verilog、system verilog,以及常用的VCS/NC/DC等EDA工具;3、深刻理解高性能CPU架构和低功耗设计方法和流程;4、熟悉RISC-V/ARM/MIPS等通用处理器指令集与微架构;5、具备取指与分支预测算法、cache算法、重命名与重定序算法、浮点运算算法、数据预取算法、多核一致性算法、Vector/SMID微架构等相关设计经验优先;6、具有CPU研发和成功流片经验优先;7、具有良好的沟通和工作计划管理能力、分析和解决问题能力、以及团队合作精神。